CAS OpenIR  > 中科院上海应用物理研究所2011-2020年
能灵活配置时钟频率的数字低电平控制处理器
赵玉彬; 郑湘; 张志刚; 徐凯; 赵申杰; 刘建飞; 赵振堂
2016-11-23
Rights Holder中国科学院上海应用物理研究所
Date Available2016-11-23
Country中国
Subtype发明专利
Abstract

本发明提供一种能灵活配置时钟频率的数字低电平控制处理器,包括:多路高速模拟数字转换通道、多路高速数字模拟转换通道、多路数字输出端口、数字信号处理芯片和时钟分配系统。时钟分配系统用于向数字信号处理芯片提供时钟信号,时钟分配系统包括:时钟分配芯片,用于根据输入参考信号和时钟分配芯片寄存器的配置参数向数字信号处理芯片发送时钟信号;和CPLD芯片,用于设置配置参数并存储配置参数。本发明的一种能灵活配置时钟频率的数字低电平控制处理器集成寄存器参数自动回复功能和多路扇出功能的时钟分配单元、集成多路高速模拟数字转换通道、两路高速数字模拟转换通道和多路数字输出端口,具有尺寸小、稳定可靠、经济和维护便利的优点。

Application Date2016-07-26
Patent NumberCN106155973A
Language中文
Application NumberCN201610594207.5
IPC Classification NumberG06f13/42(2006.01)i ; H03l7/099(2006.01)i
Patent Agent邓琪
Agency上海智信专利代理有限公司 31002
Document Type专利
Identifierhttp://ir.sinap.ac.cn/handle/331007/33651
Collection中科院上海应用物理研究所2011-2020年
Recommended Citation
GB/T 7714
赵玉彬,郑湘,张志刚,等. 能灵活配置时钟频率的数字低电平控制处理器. CN106155973A[P]. 2016-11-23.
Files in This Item: Download All
File Name/Size DocType Version Access License
发明专利授权说明书CN201610594(689KB)专利 开放获取CC BY-NC-SAView Download
Related Services
Recommend this item
Bookmark
Usage statistics
Export to Endnote
Google Scholar
Similar articles in Google Scholar
[赵玉彬]'s Articles
[郑湘]'s Articles
[张志刚]'s Articles
Baidu academic
Similar articles in Baidu academic
[赵玉彬]'s Articles
[郑湘]'s Articles
[张志刚]'s Articles
Bing Scholar
Similar articles in Bing Scholar
[赵玉彬]'s Articles
[郑湘]'s Articles
[张志刚]'s Articles
Terms of Use
No data!
Social Bookmark/Share
File name: 发明专利授权说明书CN201610594207.5.pdf
Format: Adobe PDF
All comments (0)
No comment.
 

Items in the repository are protected by copyright, with all rights reserved, unless otherwise indicated.